CoolRunner-II器件的应用门控功能
CoolRunner-II器件的使用频率合成
CoolRunner-II器件的使用时钟分频器
Sanyo Denki选择Actel 的Fusion器件用于工业编码器
安捷伦发表SystemVue 2008 电子系统级EDA平台
CoolRunner-II器件的使用双沿触发寄存器
CoolRunner-II器件的多逻辑级的传输延迟
CoolRunner-II器件的多乘积项传输延迟
CoolRunner-II器件的单个乘积项传输延迟
CoolRunner-II器件的时序模型描述
CoolRunner-II器件的输入/输出模块
CoolRunner-II器件的高级内部互连矩阵
新款图形化系统设计平台的最新版本—LabVIEW 8.6
CoolRunner-II器件的宏单元Macrocell
针对现场可编程门阵列 (FPGA)的Libero IDE 8.4(Actel)
新款高性能硬件仿真器——Wind River ICE 2(风河)
基于 Virtex®-5 FXT FPGA 的新款开发套件(Xilinx)
芯片封装设计-SPB 16.2版本(Cadence)
PathTracin9是某条路径的设置窗口
通过连线逃一步筛选要分析的路径
Options-设置分析选项的窗口
使用时序分析器
时序分析器的用户界面
时序后析器
约束编辑器三
FPGA高性能数字信号处理能力的来源
约束编辑器二
可编程逻辑器件接地设计
约束编辑器一
分组约束
特定约束FROM TO
Xilinx FPGA器件的去耦网络设计范例
输出偏移约束
ISE软件中为源同步中
实际应用的DDR时序
配置FPGA器件时的常见问题
有多种定义输入偏移约束的方式
ISE的语言模板
FPGA器件配置流程
典型的系统同步应用的数据和时钟
FPGA中增加SPI和BPI配置模式
FPGA器件配置模式
FPGA器件配置电平和接口标准
输入偏移约束最常用的一种形式
输入引脚的建立和保持时间要求
周期约束分析
ISE 10.1提供其他Tcl命令
可编程逻器件应用SRLC 16
基于FPGA内部的FIFO设计
在逻辑设计中选择状态机的类型
买卖网电子技术资料、开发技术
由北京辉创互动信息技术有限公司独家运营
粤ICP备14064281号 客服群:4031849 交流群:4031839 商务合作:QQ 775851086